电子-PLL的原理图
锁相环各个地方的信号示意图
是否有使用这种检测器的PLL?当然,这样的PLL有很多。
鉴相器可以获知相位是超前的还是滞后的
PLL当做频率合成器使用
输出频率是输入频率的两倍
PLL是如何锁定到特定频率的?您可能已经注意到,PLL机制的关键部分是检测参考信号和输入信号之间的相位差。但是,当我们谈论PLL时,在大多数情况下,它指的是能够将信号频率锁定到特定参考频率的设备。然后,我的问题是相位检测机制如何检测频率差。我发现将相位和频率之间的关系可视化并不容易,但是通过遵循数学方程式,可以明显看出,相位和频率之间存在一定的确定性关系。
下列等式表明,在一定时间范围内积累的相位是相同时间段内频率积分的结果。
下面的等式表明,在一定的时间间隔后,两个信号之间的相位差(以相同的相位开始)。
版权声明:文章来源网络聚合,如有问题请联系删除。





